Извличане на знание
/ Knowledge Discovery >> Извличане на знание >> тек >> компютър >> компютърен софтуер >>

Как Булева логика Works

по който ще започне разработването на схема за които е първо да разгледаме всички логически комбинации. Може да направите това, като погледнете в следните четири суми:
<р> 0 + 0 = 0
<р> 0 + 1 = 1 | <р> 1 + 0 = 1 | <р> 1 + 1 = 10
<р> Това изглежда добре, докато не стигнем до 1 + 1. В този случай, трябва да имате, че досадни носене малко да се притесняваш. Ако не се грижим за извършване (защото това е, в крайна сметка, освен проблем с 1-битов), а след това можете да видите, че можете да се реши този проблем с порта XOR. Но ако го направите грижи, тогава може да се пренапише вашите уравнения винаги да включват 2 бита на изхода, като този: стара <р> 0 + 0 = 00
<р> 0 + 1 = 01
<р> 1 + 0 = 01
<р> 1 + 1 = 10
<р> От тези уравнения можете да образуват таблицата на логиката:
1-битов Adder с донасяне Outa BQ CO <р> 0 0 0 0
<р> 0 1 1 0
<р> 1 0 1 0
<р> 1 1 0 1 | <р> Като гледам в тази таблица можете да видите, че можете да приложат Q с порта XOR и CO (извършване на изчакване) с една врата. Simple.
<Р> Какво става, ако искате да добавите два 8-битови байта заедно? Това става малко по-трудно. Най-лесното решение е да modularize проблема в многократна употреба компоненти и след това репликира компоненти. В този случай, ние трябва да се създаде само един компонент:. Пълен двоичен ехидна
<р> Разликата между пълен усойница и предишната ехидна разгледахме е, че пълен усойница приема А и вход Б плюс пренасяне в (CI) вход. След като вече имаме пълен усойница, тогава можем да низ осем от тях заедно, за да се създаде един байт-широк ехидна и каскада битът пренасяне от една ехидна към следващата.

В следващия раздел, ние ще разгледаме как пълен разширител се прилага в една верига.
Пълен Adders
<р> Таблицата на логиката за пълен усойница е малко по-сложно от таблиците сме използвали преди, защото сега имаме 3 входни бита. Той изглежда така:
One-битов Пълен Адер с донасяне енд Кери-OutCI A BQ CO <р> 0 0 0 0 0
<р> 0 0 1 1 0
<р> 0 1 0 1 0
<р> 0 1 1 0 1 | <р> 1 0 0 1 0
<р> 1 0 1 0 1 | <р> 1 1 0 0 1 <Бразилски>

1 1 1 1 1 | Пълен разширители могат да бъдат приложени в голямо разнообразие от начини.

Има много различни начини, които можете да приложат тази таблица. Аз отивам да се представи един метод тук, че има предимство, че е лесно да се разбере. Ако се вгледате в бита Q, можете да видите, че топ 4 бита се държат като XOR порта по отношение на А и Б, а на дъното 4

Page [1] [2] [3] [4] [5] [6] [7] [8]