Клетките на паметта и DRAM
<р> Memory се състои от бита, подредени в двуизмерна решетка.
В тази цифра , червени кръвни клетки представляват 1s и бели кръвни клетки представляват 0су. В анимацията, колона е избран и след това редове се таксуват да запише данните в конкретна колона.
<Р> клетки памет са гравирани върху силициева пластина в масив на колони (bitlines) и редове (wordlines). Пресечната точка на bitline и wordline представлява адреса на клетката памет.
<Р> DRAM работи чрез изпращане на акция през съответната колона (CAS), за да активирате транзистор при всеки бит в колоната. Когато пишете, редови линии съдържат състоянието на кондензатор трябва да поеме. Когато четете, сетивния усилвател определя нивото на заряд в кондензатора. Ако тя е повече от 50%, то се чете като 1; в противен случай тя се чете като 0. Броячът писти последователността на опресняване на базата на които са редици била преглеждана в какъв ред. Продължителността на времето, необходимо да се направи всичко това е толкова кратък, че тя се изразява в наносекунди (милиардни от секундата). A чип памет рейтинг на 70ns означава, че отнема 70 наносекунди напълно да четат и презареждане всяка клетка.
самостоятелни клетки памет биха били безполезни без някакъв начин да получите информация в и извън тях. Така клетките на паметта имат цялата инфраструктура в подкрепа на други специализирани вериги. Тези вериги изпълняват функции като:
<Ли> Идентифициране на всеки ред и колона (ред адрес и изберете колона адрес изберете)
<Ли> Проследяване на последователността на опресняване (брояч)
<Ли> Reading и възстановяване на сигнала от една клетка (смисъл усилвател)
<Ли> казвам клетка дали тя трябва да вземе такса или не (напиши позволи)
<р> Други функции на контролера на паметта включват поредица от задачи, които включват идентифициране на типа, скоростта и размера на паметта и проверка за грешки.
<р> Static RAM работи различно от DRAM. Ние ще разгледаме как в следващия раздел.
Static RAM
<р> Static RAM използва съвсем различна технология. В статичен RAM, форма на тригер притежава всеки бит от паметта (Вижте как Булева логика Works за подробности относно джапанки). A тригер за клетъчната памет отнема четири или шест транзистори заедно с някои кабели,